<em id="pmbuc"></em>

    1. <em id="pmbuc"></em>
      <em id="pmbuc"></em>
      <style id="pmbuc"><rp id="pmbuc"></rp></style><legend id="pmbuc"><track id="pmbuc"></track></legend>
      精品久久久久久中文字幕大豆网,91热国内精品永久免费观看,国产资源站,自拍自产精品免费在线,亚洲精品成人福利在线电影,久久精品亚洲乱码伦伦中文,国产成人高清精品免费5388,国产视频区一区二区三
      歡迎光臨北京海富達(dá)科技有限公司網(wǎng)站!
      全國服務(wù)咨詢熱線:

      18910282270

      產(chǎn)品展示 / products 您的位置:網(wǎng)站首頁 > 產(chǎn)品展示 > 環(huán)境類儀器 > > VV511-M79496計(jì)算機(jī)組成原理實(shí)驗(yàn)箱儀 型號(hào):庫號(hào):M79496
      計(jì)算機(jī)組成原理實(shí)驗(yàn)箱儀 型號(hào):庫號(hào):M79496

      計(jì)算機(jī)組成原理實(shí)驗(yàn)箱儀 型號(hào):庫號(hào):M79496

      簡要描述:計(jì)算機(jī)組成原理實(shí)驗(yàn)箱儀 型號(hào):庫號(hào):M79496
      VV511-M79496自設(shè)計(jì)計(jì)算機(jī)結(jié)構(gòu)開發(fā)實(shí)驗(yàn)平臺(tái)

      產(chǎn)品型號(hào): VV511-M79496

      所屬分類:儀

      更新時(shí)間:2025-02-13

      廠商性質(zhì):生產(chǎn)廠家

      詳情介紹

      計(jì)算機(jī)組成原理實(shí)驗(yàn)箱儀 型號(hào):庫號(hào):M79496計(jì)算機(jī)組成原理實(shí)驗(yàn)箱儀 型號(hào):庫號(hào):M79496

      一、實(shí)驗(yàn)平臺(tái)架構(gòu)與特點(diǎn)
      1、基于FPGA/CPLD的模塊架構(gòu),結(jié)構(gòu)支持USB的GPIF
      GAO速傳送,組成如下:
      1)USB設(shè)備開發(fā)與接口模塊:包含USB器件CY7C68013(含8051內(nèi)核)、串行EEPROM 24LC01B 、SRAM HY62WT081E、EPM3064ATC100、數(shù)據(jù)總線開關(guān) SN74CB3Q3245、鎖存器 74VHC373、方口USB接口。
      2)平臺(tái)接口控制用CPLD模塊:包含EPM3512AQC208主芯片、備頻器DS1080L、JTAG下載接口等。
      3)CPU或IP Core用FPGA模塊:包含器件EP1C12Q240C8、配置芯片EPCS4、JTAG下載接口等。
      4)主存模塊4MB SRAM,由8片512K SRAM 62V8400A 組成,1MB Flash放BIOS或TOS,由AM29LA800BT組成。
      5)外圍接口開發(fā)用CPLD模塊:含EPM1270T144C4和JTAG下載接口等。
      6)CPU-BUS擴(kuò)張模塊:含USB雙向差分器MAX3346E、SRAM HY62WT081E
      7)以太網(wǎng)接口模塊:含6PT8515、差分驅(qū)動(dòng)器DS90LV011AH和差分接收器DS90LV012AH。
      8)串行通信接口:含MAX232電平轉(zhuǎn)換器和RS232-9接口。
      9)GPIF接口:含SRAM HY62WT081E和IDC-40接口。
      10)自設(shè)計(jì)CPU外部接口:含TFT-LCD顯示接口、IDE硬盤接口、LAN接口等。
      2、結(jié)構(gòu)靈活,便于擴(kuò)充,適宜各種不同結(jié)構(gòu)CPU和目標(biāo)設(shè)計(jì)
      1)基于FPGA/CPLD的本身使其結(jié)構(gòu)靈活
      2)用作CPU/IP Core的FPGA(30萬門)和外圍接口的CPLD使用背板轉(zhuǎn)插,方便換和維護(hù)。
      3)作CPU的FPGA設(shè)計(jì)了相當(dāng)?shù)膫浞菪盘?hào)并留有較多引腳連接。提供頂層調(diào)用目標(biāo)的詳盡描述模板和引腳配置文件。
      4)接口控制用CPLD(萬門)模塊邏輯描述開放,增改方便、說明詳盡。
      3、控制簡單,操作方便,智-能化的控制和檢測功能
      1)帶有上位主機(jī)的本系統(tǒng)調(diào)試debug(WIN2K/XP)軟件,對(duì)CPU及其組成的實(shí)驗(yàn)計(jì)算機(jī),具有啟、停,程序加載與校驗(yàn)。
      2)在單步、單指、斷點(diǎn)運(yùn)行時(shí),在CPU的跟蹤回收邏輯配合下,debug將自-動(dòng)跟蹤回收顯示CPU內(nèi)部寄存器、總線、狀態(tài)等信息,可及時(shí)發(fā)現(xiàn)錯(cuò)誤。用戶可在CPU的跟蹤回收邏輯里,自己選擇所要看的信息。
      3)目標(biāo)CPU可透明使用PC機(jī)的各種外部設(shè)備,在連續(xù)運(yùn)行時(shí)可通過雙機(jī)(主機(jī)與目標(biāo)CPU)通訊(中斷IO方式),輸入實(shí)驗(yàn)計(jì)算機(jī)所需要的數(shù)據(jù),顯示運(yùn)行數(shù)據(jù)、結(jié)果與狀態(tài)。
      4) 對(duì)數(shù)字邏輯或其它系統(tǒng)實(shí)驗(yàn)(包括計(jì)算機(jī)組成原理與結(jié)構(gòu)部件實(shí)驗(yàn))時(shí),用debug的讀寫存貯菜單,可對(duì)CPU/IP Core的FPGA的專-用空間所設(shè)計(jì)的寄存器進(jìn)行其輸入數(shù)據(jù)和參數(shù)設(shè)置以及讀出目標(biāo)輸出信息。
      4、遠(yuǎn)程設(shè)計(jì)
      1) 操作者可以通過網(wǎng)絡(luò)的XP遠(yuǎn)程桌面進(jìn)行設(shè)計(jì)實(shí)驗(yàn),操作類同,效果一致。
      二、實(shí)驗(yàn)課程項(xiàng)目
      A、《計(jì)算機(jī)組成原理》與《CPU設(shè)計(jì)與測試》
      ① CPU各部件設(shè)計(jì)實(shí)驗(yàn)
      1、譯碼器
      2、簡單指令部件(硬布線控制)
      3、16位運(yùn)算器
      4、存貯器(用FPGA內(nèi)SRAM)
      5、FIFO先出存儲(chǔ)器
      6、8位累加器、雙端口8×4累加器
      7、16位電位型移位邏輯
      8、8級(jí)嵌套堆棧
      9、程序計(jì)數(shù)器
      10、時(shí)序邏輯
      11、3態(tài)總線等
      ② CPU設(shè)計(jì)實(shí)驗(yàn)
      1、自定義8位指令系統(tǒng)CPU,指令形式:RISC、CISC、MISC;
      2、16位指令8086/86兼容CPU,16-40條或全指令集;
      3、MIPS的12-16條、32位簡化兼容CPU。
      ③ CPU設(shè)計(jì)(配套提供教師講課內(nèi)容、實(shí)驗(yàn)文件PPT、學(xué)生作業(yè)內(nèi)容和要求、設(shè)計(jì)參考等整套文檔)
      1、LC-3 結(jié)構(gòu)CPU設(shè)計(jì)流程實(shí)驗(yàn)。
      2、LC-3 結(jié)構(gòu)并行流水設(shè)計(jì)實(shí)驗(yàn)。
      B、《數(shù)字邏輯》
      計(jì)數(shù)器、數(shù)碼管譯碼電路、全加器、分頻與系列波、4位數(shù)據(jù)漢明校驗(yàn)、簡化串行通訊等。
      C、《計(jì)算機(jī)結(jié)構(gòu)》
      ① 多CPU、共享存貯器、雙機(jī)(M、S)通訊、浮點(diǎn)運(yùn)算器等設(shè)計(jì)驗(yàn)證,外加CPU總線擴(kuò)張板可做橋路、總線轉(zhuǎn)換、存貯管理和控制部件、外設(shè)總體結(jié)構(gòu)等實(shí)驗(yàn)。
      ② 外圍設(shè)備接口邏輯設(shè)計(jì)實(shí)驗(yàn)包括IDE、TFT-LCD、LAN、USB、RS232、LPT等。
      ③ 系統(tǒng)BIOS和TOS實(shí)驗(yàn)。
      D、《硬件描述語言》與《密度可編程器件應(yīng)用》
      VHDL、Verilog、AHD等語言編程設(shè)計(jì)、仿真與下載驗(yàn)證實(shí)驗(yàn)。
      E、作為科研開發(fā)硬件邏輯或IP Core設(shè)計(jì)或USB設(shè)備開發(fā)的予驗(yàn)證和培訓(xùn)系統(tǒng)
      所有實(shí)驗(yàn)?zāi)繕?biāo)的設(shè)計(jì)均使用硬件描述語言Verilog HDL和在系統(tǒng)可編程器件FPGA/CPLD實(shí)現(xiàn)。實(shí)驗(yàn)中學(xué)生不需要接任何線,于設(shè)計(jì)與驗(yàn)證調(diào)試。
      實(shí)驗(yàn)過程:目標(biāo)的Verilog HDL邏輯描述 → 編譯通過 → 邏輯模擬仿真(手工、模板)驗(yàn)證 → 在實(shí)驗(yàn)平臺(tái)測試下載目標(biāo)邏輯和測試程序數(shù)據(jù)測試驗(yàn)證。
      對(duì)FPGAD/CPLD編程下載提供頂層調(diào)用目標(biāo)的詳盡描述模板和引腳配置文件
      如果是CPU設(shè)計(jì)、結(jié)構(gòu)實(shí)驗(yàn),其提高型還包括C語言編寫的指令仿真機(jī)、匯編器或編譯器設(shè)計(jì),監(jiān)控程序、BIOS、Tos操作系統(tǒng)設(shè)計(jì)(可與其它相關(guān)課程的實(shí)驗(yàn)配合進(jìn)行)。
      FPGA設(shè)計(jì)與編程使用Altera的MAX+PlusII10.2、QuartusII4.1-7.2系統(tǒng)。
      三、實(shí)驗(yàn)箱配置表
      序號(hào) 名稱 說明 數(shù)量
      1 VV511-M79496實(shí)驗(yàn)主機(jī)箱 含詳細(xì)技術(shù)指標(biāo)里全部軟硬件 1臺(tái)
      2 USB下載線 長1.5m 1根
      3 方口USB通信線 長1.5m 1根
      4 交流電源線1根 長1.5m 1根
      5 短路片 30個(gè)
      6 配套實(shí)驗(yàn)教材 《CPU設(shè)計(jì)與測試》
      《計(jì)算機(jī)原理與CPU設(shè)計(jì)實(shí)驗(yàn)指導(dǎo)》 1套



      留言詢價(jià)

      留言框

      • 產(chǎn)品:

      • 您的單位:

      • 您的姓名:

      • 聯(lián)系電話:

      • 常用郵箱:

      • 省份:

      • 詳細(xì)地址:

      • 補(bǔ)充說明:

      • 驗(yàn)證碼:

        請(qǐng)輸入計(jì)算結(jié)果(填寫阿拉伯?dāng)?shù)字),如:三加四=7
      技術(shù)支持:環(huán)保在線   sitemap.xml   管理登陸
      © 2025 版權(quán)所有:北京海富達(dá)科技有限公司;備案號(hào):京ICP備17068766號(hào)-6

      聯(lián)


      主站蜘蛛池模板: 亚洲综合久久精品国产高清| 日本二区三区视频免费观看 | 9lporm自拍视频区| 精品欧美一区二区三区久久久| www.国产福利| 亚洲乱理伦片在线观看中字| 久久一二三四区中文字幕| 亚洲东京色一区二区三区| 一区二区三区在线观看日本视频| 色爱av综合网国产精品| 国产精品一区二区三区黄| 亚洲精中文字幕二区三区| 亚洲精品色无码AV试看| 未满十八勿入AV网免费 | 国产亚洲精品久久精品6 | 丰满人妻被黑人猛烈进入| 亚洲色大成网站www在线| 亚洲中文字幕成人综合网| 国产av一区二区精品久久凹凸| 亚洲欧美综合在线天堂| 夹得好湿真拔不出来了动态图| 亚洲午夜成人精品电影在线观看 | 樱桃熟了a级毛片| 欧美三级不卡在线观线看高清 | 亚洲国产精品日韩专区av| 久久国产精品老人性| 国产精品一线天粉嫩av| 亚洲第一区二区快射影院| 久久久久人妻精品一区三寸| 久久精品国产亚洲av电影| 亚洲一区精品一区在线观看| 四虎永久免费精品视频| 精品人妻无码专区中文字幕| 国产一区二区日韩在线| 亚洲综合精品一区二区三区 | 在线观看中文字幕国产码| 诱人的老师hd中文字幕| 特黄特色三级在线观看| 夜夜爱夜鲁夜鲁很鲁| 欧美午夜一区| 亚洲AV成人片不卡无码|